La Xarxa Social
Novetats
Gestió de documentació
Diferències entre Array i Apuntador en C
El fabricant EuroCircuits mostra el seu procés de fabricació. Uns 30 minuts molt instructius
Primeres consideracions per al disseny de plaques de circuit imprès (PCB)
L'assignatura té com a objectiu presentar els sistemes operatius emfatitzant la visió de capa de serveis de cara a crear aplicacions. Això no obstant, també es presenten els elements essencials de l'estructura d'un sistema operatiu i els conceptes i tècniques més importants que s'utilitzen. L'assignatura està estructurada en tres grans blocs: l'ús de la shell com a interfície del S.O., l'organització d'un S.O. i els principals blocs que el constitueixen i la programació d'aplicacions sobre l'API del S.O.
Jocs de transparències de teoria i altres, organitzats per temes
Simulador AVR
Take as a start point this file, BP_v3.vhd, and try to reduce the number of registers that are used (as was made with the file BP_v1.vhd). Use the ghdl testbench to verify that now we lose no sample, i.e. each Goertzel window uses 205 samples each 205 clk_en (instead of using 205 samples each 206 clk_en). Then sinthesyze the design with quartus and compare this compilation report with the last one 234/60/6 (combinational functions/logic registers/9-bit multipliers). Don't forget to connect at least one bit of X_dtf to an output.
Desxifrat de conversa HTTPS amb Wireshark
Petits exercicis de C sobre Arduino
Recursos per millorar el Makefile
Try to reduce, if possible, the number of registers used to synthesize the hardware description of the given vhd files. Any modification can be made in two ways: a) no change in the moment the signals are updated, even if it means delaying the updating of an already available signal and b) an advance in the moment at which the signal is updated (this is dangerous if this signal must be synchronized with another signal). Write comments in the code to mark your choice and its effects. You can compile all the vhdl files in your folder by running "ghdl -a *.vhd' or by using the Makefile that cleans the folder after the compilation.
Introducció al problema de la construcció de projectes i make.
"Sistemes Digitals" és la continuació natural de l'assignatura d' "Introducció als sistemes digitals". Des del vessant del maquinari programable (FPGAs, CPLDs) s'aprofundeix en la definició i comprensió del control digital a través del llenguatge de descripció VHDL. El cos central de l’assignatura es planteja com una sèrie de mini projectes, de dispositius reals, que s’hauran de controlar des d’un dispositiu FPGA.
Material bibliogràfic i referències diverses que donen suport a l'assignatura